浪潮科大訊飛實(shí)現(xiàn)深度學(xué)習(xí)語(yǔ)音識(shí)別加速
- 來(lái)源:中國(guó)信息化周報(bào) smarty:if $article.tag?>
- 關(guān)鍵字:語(yǔ)音,設(shè)計(jì),編程 smarty:/if?>
- 發(fā)布時(shí)間:2015-12-01 17:09
在2015全球超級(jí)計(jì)算大會(huì)(SC15)上,浪潮聯(lián)合可編程邏輯芯片廠商Altera,及智能語(yǔ)音技術(shù)提供商科大訊飛,共同發(fā)布了面向深度學(xué)習(xí)、基于Altera Arria 10 FPGA平臺(tái)、采用OpenCL開(kāi)發(fā)語(yǔ)言進(jìn)行并行化設(shè)計(jì)和優(yōu)化的深度學(xué)習(xí)DNN的語(yǔ)音識(shí)別方案。
由Altera公司提供Altera Arria 10 FPGA平臺(tái),科大訊飛提供DNN識(shí)別算法,浪潮則負(fù)責(zé)完成基于FPGA平臺(tái),采用OpenCL進(jìn)行DNN的并行設(shè)計(jì)、遷移與優(yōu)化。該方案硬件平臺(tái)采用CPU+Altera Arria 10 FPGA異構(gòu)架構(gòu),軟件完全采用高級(jí)編程模式OpenCL實(shí)現(xiàn)從CPU到FPGA的遷移。此次合作中,三方實(shí)現(xiàn)了基于FPGA的HPC新異構(gòu)加速模式和技術(shù)的可行性研究,在實(shí)際深度學(xué)習(xí)DNN應(yīng)用驗(yàn)證中,此方案在提升性能、節(jié)省功耗的同時(shí),實(shí)現(xiàn)了OpenCL易編程性的印證。
(路沙)
